A. Tujuan [kembali]
- Untuk mengetaui apa itu demultiplexers dan decoders
- Untuk mengetahui fungsi demultiplexers dan decoders
- Untuk mengetahui cara membuat rangkaian demultiplexers dan decoders
- Decoder/demux
Gambar 1. Decoder/Demux di proteus |
Spesifikasinya :
IC 7411 berisi tiga gerbang AND dengan tiga input dari keluarga Transistor Transistor Logic
Konfiugurasi pin:
- Vcc : Kaki 14
- GND : Kaki 7
- Input : Kaki 1, 2, 3, 4, 5, 9,10,11 dan 13
- Output : Kaki 6, 8, dan 12
- Gerbang OR
Gambar 3. Gerbang OR di proteus |
- Tegangan Suply : 7V
- Tegangan Input : 5,5 V
- Beroperasi pada suhu udara 0 sampai +70 derjat
- Kisaran suhu penyimpanan : -65 derjat sampai +150 derjat celcius
- Inverter
Gambar 4. Inverter di proteus |
- Power supply
Gambar 5. Power supply di proteus |
Rated working condition:
Working condition Temperature -10°C-40°C,relative humility≤90%
Storage condition Temperature -10°C-40°C,relative humility≤80%
Output: Voltage 0-30V, Current 0-5A, Power 150W
- Logic State
Gambar 6. Logic State di proteus |
- Logic Probe
Gambar 7. Logic Probe di proteus |
. Gambar 8.18(a) menunjukkan representasi sirkuit dari demultiplexer 1-4. |
Gambar 8.18(b) menunjukkan tabel kebenaran demultiplexer ketika input garis dipegang HIGH. |
Gambar 8.19 Representasi rangkaian 2-ke-4, 3-ke-8, 4-ke-16 |
Jika pada dekoder ada beberapa kombinasi yang tidak digunakan atau 'tidak peduli' di n-bit kode, maka akan ada kurang dari 2n jalur keluaran. Secara umum, jika n dan m berturut-turut jumlah jalur input dan output, maka m kecil sama 2n.
Decoder dapat menghasilkan maksimal 2n kemungkinan minterm dengan kode biner n-bit. Pengoperasian decoder dapat dilihat pada diagram rangkaian logika pada Gambar 8.20. yang mengimplementasikan fungsi dekoder baris 3-ke-8. Memiliki tiga input = A, B dan C dan delapan output = D0, D1, D2, D3, D4, D5, D6 dan D7. Dari tabel kebenaran, karena output logika ‘1’ hanya satu dari delapan output sehingga setiap minterm menghasilkan output tertentu sesuai input. Dalam kasus ini, D0, D1, D2, D3, D4, D5, D6 dan D7 masing-masing mewakili minterm berikut:
8.3.1 Implementing Boolean Functions with Decoders
Dekoder n-ke-2n dan m gerbang OR eksternal dapat digunakan untuk mengimplementasikan kombinasi rangkaian dengan n input dan m output. Misal pada penerapan empat variabel Fungsi Boolean dengan 12 minterms menggunakan dekoder baris 4-ke-16 dan gerbang OR eksternal. OR gerbang di sini harus menjadi gerbang 12-input. Dalam semua kasus seperti itu, di mana jumlah minterm dalam suatu Fungsi Boolean dengan n variabel lebih besar dari 2n /2 (atau 2n-1 ), fungsi komplementer Boolean akan memiliki lebih sedikit minterm. Dalam hal ini akan lebih baik menggunakan NORing daripada ORing dengan output fungsi boolean.
Gambar 8.20 Diagram logika dari dekoder baris 3-ke-8. |
Gambar 8.21 Menerapkan fungsi Boolean dengan dekoder |
8.3.2 Sirkuit Decoder Cascading
Langkah-langkah dasar mendesain rangkaian adalah, pertama jika n adalah jumlah jalur input dalam dekoder yang tersedia dan N adalah jumlah jalur input di dekoder yang diinginkan, maka jumlah dekoder individu yang diperlukan untuk membuat dekoder yang diinginkan sirkuit akan menjadi 2N−n. Lalu hubungkan bit yang kurang signifikan dari jalur input dekoder yang diinginkan ke jalur input dari dekoder yang tersedia. Lalu bit sisa dari jalur input dari rangkaian dekoder yang diinginkan digunakan untuk mengaktifkan atau menonaktifkan decoder individu. Kemudian Jalur keluaran dari masing-masing dekoder bersama-sama membentuk jalur keluaran.
Tidak ada komentar:
Posting Komentar