Modul 3


Modul III Counter


3.1 Tujuan Percobaan [Kembali]

    1. Merangkai dan menguji operasi logika dari counter asynccron dan counter syncronous.
    2. Merangkai dan menguji aplikasi dari sebuah counter.

3.2 Alat dan Bahan [Kembali]

Gambar 2.1 Module D'Lorenzo
Gambar 2.2 Jumper

    1. Panel DL 2203C.
    2. Panel DL 2203D.
    3. Panel DL 2203S.
    4. Jumper

3.3 Dasar Teori [Kembali]
    3.3.1 Counter
              Counter adalah sebuah rangkaian sekuensial yang  mengeluarkan urutan statestate tertentu, yang  merupakan aplikasi dari pulsa-pulsa inputnya. Pulsa input dapat berupa pulsa clock atau pulsa yang dibangkitkan  oleh sumber eksternal dan muncul pada interval waktu tertentu. Counter banyak digunakan pada peralatan yang berhubungan dengan teknologi digital, biasanya untuk menghitung jumlah kemunculan sebuah 0 kejadian/event atau untuk menghitung  pembangkit waktu. Counter yang mengeluarkan urutan biner dinamakan Biner Counter. Sebuah n-bit binary counter terdiri dari n buah  flip-flop, dapat menghitung  dari 0 sampai 2n - 1. Counter secara umum dikasifikasikan atas counter asyncron dan counter syncronous. 
            a. Counter Asyncronous
        Counter Asyncronous disebut juga Ripple Throught Counter atau Counter Serial (Serial Counter), karena outuput masing-masing flip-flop yang digunakan akan bergulingan (berubah kondisi dari "0" ke "1") dan sebaliknya secara berurutan atau langkah demi langkan, hal ini disebabkan karena hanya flipflop yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk flip-flop lainnya diambilkan masing-masing flip-flop sebelumnya.

Gambar 3.3 Rangkaian Counter Asyncronous

            b. Counter Syncronous
        Counter syncronous disebut sebagai Counter parallel, output flipflop yang digunnakan bergulingan secara  serempak. Hal ini disebabkan karena masing-masing flip-flop tersebut dikendalikan secara serempak oleh sinyal clock.

Gambar 3.4 Rangkaian Counter Syncronous           

Tidak ada komentar:

Posting Komentar

BAHAN PRESENTASI MATA KULIAH SISTEM DIGITAL SEMESTER GENAP TA 2021/2022 OLEH : NADILLA FADILLAH 2010951020 DOSEN PENGAMPU : Darwison, M.T Re...